본문으로 이동

SIMM

위키백과, 우리 모두의 백과사전.
30핀 SIMM, 256kb

SIMM(single in-line memory module, 싱글 인라인 메모리 모듈)은 개인용 컴퓨터 메모리 모듈의 일종으로 현재 주류인 DIMM과는 다르다.

초기의 PC 메인보드(XT와 같은 8088 PC들)에서는 DIP 소켓에 칩을 끼워 사용하였다. 80286의 PC/AT에는 기억량이 대폭 늘어나고 메인보드의 공간을 절약하거나 간단히 메모리를 증설할 수 있도록 메모리 모듈이 쓰이게 되었다. 메모리를 늘리기 위해서 8-9개의 DRAM 칩을 끼우던 것이 메모리 모듈 1개를 추가하는 것으로 끝나게 되었다. 80286 컴퓨터에서는 비표준의 SIPP(single in-line pin package)을 사용하는 것도 있었지만 장착할 때 핀이 꺾이거나 부러지는 일이 많았기 때문에 핀 대신 접점 방식을 이용하는 SIMM이 급속히 보급되었다.

SIMM은 1983년 WANG Laboratories의 연구원인 제임스 클레이튼이 고안했으며 1980년대 중반 IBM PS/2에 도입되어 메인보드의 소형화나 높은 용량의 메모리 장착, 여러 메모리 칩들과의 호환성 문제 등을 해결해 주었다. 초기의 SIMM은 30핀 8비트 데이터(패리티의 경우 9비트)로 286과 386, 486 시스템에 사용되었으며 90년대 중반 이후 72핀 32비트 데이터(패리티의 경우 36비트)로 교체되어 486, 펜티엄, 펜티엄 프로와 일부 펜티엄 II 시스템에도 사용되었다.

매킨토시 IIfx에서는 비표준의 64핀 SIMM이 사용되었다.

메모리 모듈과 프로세서에서 데이터 버스 폭이 다를 경우에는 2개이나 4개의 모듈로 메모리 뱅크를 채워야 한다. 이를테면, 데이터 버스가 16 비트인 286과 386SX의 경우 메모리 뱅크당 2개의 SIMM, 32 비트의 386DX과 486은 뱅크당 30핀 SIMM 4개나 72핀 SIMM 을 1개, 64 비트 펜티엄은 72핀 SIMM 2개가 필요하다.

초기의 SIMM 소켓은 기존의 푸쉬 타입의 소켓이었지만 곧 끼우고 회전시켜서 고정하는 ZIF(Zero insertion force) 소켓이 사용되었다. 보통 SIMM을 달 경우 비스듬하게 소켓에 넣고, 일정 위치(보통 90도)까지 세워서 고정시킨다. 분리할 경우엔 양다리에 있는 금속이나 플라스틱 클립을 벌려서 잠금상태를 풀고 SIMM을 기울인 다음 뽑는다. 초기의 소켓에서는 플라스틱 클립이 사용되고 있었지만 부러지기 쉬웠기 때문에 금속제로 바뀌었다.

SIMM 에 장착된 DRAM으로는 EDO(Extended Data Out)이나 FPM(Fast Page Mode)이 사용되고 있었으며 JEDEC JESD-21C로 표준화되어 있다.

일반적인 메모리 크기

[편집]
  • 30핀 SIMM - 256KB, 1MB, 4MB, 16MB
  • 72핀 SIMM - 1MB, 2MB, 4MB, 8MB, 16MB, 32MB, 64MB, 128MB, 256MB

핀 배열

[편집]
30-pin SIMM 메모리 모듈
Pin #이름신호 설명
1VCC+5VDC
2CASColumn Address Strobe
3DQ1Data 0
4A0Address 0
5A1Address 1
6DQ2Data 1
7A2Address 2
8A3Address 3
9VSSGround
10DQ3Data 2
11A4Address 4
12A5Address 5
13DQ4Data 3
14A6Address 6
15A7Address 7
16DQ5Data 4
17A8Address 8
18A9Address 9
19A10Address 10
20DQ6Data 5
21WWrite Enable
22VSSGround
23DQ7Data 6
24NCNo Internal Connection
25DQ8Data 7
26NCNo Internal Connection
27RASRow Address Strobe
28NCNo Internal Connection
29NCNo Internal Connection
30VCC+5VDC
72 핀 ECC SIMM 메모리 모듈
Pin #패리티 없음패리티신호 설명
1VSSVSSGround
2DQ0DQ0Data 0
3DQ1DQ1Data 1
4DQ2DQ2Data 2
5DQ3DQ3Data 3
6DQ4DQ4Data 4
7DQ5DQ5Data 5
8DQ6DQ6Data 6
9DQ7DQ7Data 7
10VCCVCC+5 VDC
11PD1PD1Presence Detect 1
12A0A0Address 0
13A1A1Address 1
14A2A2Address 2
15A3A3Address 3
16A4A4Address 4
17A5A5Address 5
18A6A6Address 6
19A10A10Address 10
20n/cPQ8Data 8 (Parity 1)
21DQ9DQ9Data 9
22DQ10DQ10Data 10
23DQ11DQ11Data 11
24DQ12DQ12Data 12
25DQ13DQ13Data 13
26DQ14DQ14Data 14
27DQ15DQ15Data 15
28A7A7Address 7
29A11A11Address 11
30VCCVCC+5 VDC
31A8A8Address 8
32A9A9Address 9
33/RAS3RAS3Row Address Strobe 3
34/RAS2RAS2Row Address Strobe 2
35DQ16DQ16Data 16
36n/cPQ17Data 17 (Parity 2)
37DQ18DQ18Data 18
38DQ19DQ19Data 19
39VSSVSSGround
40/CAS0CAS0Column Address Strobe 0
41/CAS2CAS2Column Address Strobe 2
42/CAS3CAS3Column Address Strobe 3
43/CAS1CAS1Column Address Strobe 1
44/RAS0RAS0Row Address Strobe 0
45/RAS1RAS1Row Address Strobe 1
46A12A12Address 12
47/WEWERead/Write
48A13A13Address 13
49DQ20DQ20Data 20
50DQ21DQ21Data 21
51DQ22DQ22Data 22
52DQ23DQ23Data 23
53DQ24DQ24Data 24
54DQ25DQ25Data 25
55n/cPQ26Data 26 (Parity 3)
56DQ27DQ27Data 27
57DQ28DQ28Data 28
58DQ29DQ29Data 29
59DQ31DQ31Data 31
60DQ30DQ30Data 30
61VCCVCC+5 VDC
62DQ32DQ32Data 32
63DQ33DQ33Data 33
64DQ34DQ34Data 34
65n/cPQ35Data 35 (Parity 4)
66PD2PD2Presence Detect 2
67PD3PD3Presence Detect 3
68PD4PD4Presence Detect 4
69PD5PD5Presence Detect 5
70PD6PD6Presence Detect 6
71PD7PD7Presence Detect 7
72VSSVSSGround

같이 보기

[편집]

외부 링크

[편집]